ÀÎÅ©·çÆ®

  • ÀúÀåµÈ °Ë»öÁ¶°Ç

    °Ë»öÁ¶°Ç ÀúÀå ¹× ºÒ·¯¿À±â´Â ·Î±×ÀÎ ÈÄ À̿밡´ÉÇÕ´Ï´Ù.

Á÷Á¾ ¡¤ Á÷¹«¸¦ ¼±ÅÃÇØÁÖ¼¼¿ä.

Á÷Á¾ ¡¤ Á÷¹«¸¦ ¼±ÅÃÇØÁÖ¼¼¿ä.

Áö¿ªÀ» ¼±ÅÃÇØÁÖ¼¼¿ä.

Áö¿ªÀ» ¼±ÅÃÇØÁÖ¼¼¿ä.

  • °í¿ëÇüÅÂ
  • ÇзÂ
  • °æ·Â
  • ¿¬ºÀ
ãÀ¸½Ã´Â Ű¿öµå°¡ ¾øÀ» °æ¿ì Á÷Á¢°Ë»öÀ» ¼±ÅÃÇØÁÖ¼¼¿ä.

ÇÏÀ̽ºÆ®

(ÁÖ)¸¶Á¨Å¸·Îº¸Æ½½º
ÆÇ±³ ¿¬±¸¼Ò ÇÊµå ¿£Áö´Ï¾î(FAE/±â¼úÁö¿ø) ä¿ë°ø°í
~01.26 (±Ý)
¿¡ÀÓǻó
[LG½ºÇÉ¿ÀÇÁ º¥Ã³±â¾÷ ¿¡ÀÓǻó] ÀÓº£µðµå ¼ÒÇÁÆ®¿þ¾î °³¹ß...
»ó½Ã
È­ÀÎÁ¤¹Ð(ÁÖ)
Ç×°ø±âºÎǰ, öµµÂ÷·®ºÎǰ ¼³°è ¿¬±¸°³¹ßÁ÷ ¹× Ã¥ÀÓ±Þ Ãʺù
ä¿ë½Ã
(ÁÖ)À̾¾½º
BT/BLE SW °³¹ßÀÚ, DIGITAL KEY 2.0 ¹× B...
ä¿ë½Ã
(ÁÖ)À̾¾½º
±â¼ú¿¬±¸¼Ò S/W °³¹ß ,H/W°³¹ß ¿¬±¸¿ø ¸ðÁý
ä¿ë½Ã
(ÁÖ)¾ÆÀÌÆ®¸¯½ºÅ×Å©³î·ÎÁö
2023 Çϵå¿þ¾î/¼ÒÇÁÆ®¿þ¾î/FPGA °³¹ßÀÚ Ã¤¿ë
ä¿ë½Ã
(ÁÖ)À̾¾½º
ÀÚÀ²ÁÖÇà°ü·Ã ÅëÇÕÁ¦¾î±â ÀÀ¿ëÇÁ·Î±×·¥ °³¹ßÀÚ Ã¤¿ë
ä¿ë½Ã
(ÁÖ)À̾¾½º
ETCS ÇÏÀÌÆÐ½º °³¹ßÀÚ Ã¤¿ë
ä¿ë½Ã

·Î¾â

(Àç)¿À¼Û÷´ÜÀÇ·á»ê¾÷ÁøÈïÀç´Ü
2023³â Á¦7Â÷ °è¾àÁ÷ ä¿ë °ø°í
D-2

º£ÀÌÁ÷

(Àç)¿À¼Û÷´ÜÀÇ·á»ê¾÷ÁøÈïÀç´Ü
2023³â Á¦7Â÷ °è¾àÁ÷ ä¿ë °ø°í
D-2

12´ÙÀ½ÆäÀÌÁö