ÇÏÀ̹ö½º(ÁÖ)                                  Çϵå¿þ¾î °³¹ßÀÚ¸ðÁý  (½ÅÀÔ/°æ·Â)


¸ðÁýºÎ¹® ¹× ÀÚ°Ý¿ä°Ç

´ã´ç¾÷¹« ÀÚ°Ý¿ä°Ç Àοø

[´ã´ç¾÷¹«]


¤ýµðÁöÅРȸ·Î ÀÛ¼º(Or-Cad / PADS)

¤ýArtwork (PCB Layout)

¤ý¾ç»ê Follow-up(½ÂÀοø °ü¸® µî)

¤ý°¢Á¾ ÀÎÁõ ¾÷¹« Áö¿ø 

[°øÅë ÀÚ°Ý¿ä°Ç]


¤ýÇз : ÃÊ´ëÁ¹ÀÌ»ó 

¤ý°æ·Â»çÇ× : ½ÅÀÔ / °æ·Â(2³â ÀÌ»ó ~ 15³â ¹Ì¸¸)

¤ýÁ÷±Þ: ¿¬±¸¿ø ~ ÀüÀÓ¿¬±¸¿ø


Çʼö»çÇ×

¤ýOr CAD ȤÀº PAD »ç¿ë °¡´ÉÀÚ

¤ýµðÁöÅРȸ·Î ¼³°è °¡´É ÀÚ

¤ýµ¿·áµé°ú ¿øÈ°ÇÑ Çù¾÷/Ä¿¹Â´ÏÄÉÀ̼Ǡ


¿ì´ë»çÇ×

¤ýÀÎÁõ ¾÷¹« °æÇè ȤÀº ÀÎÁõ ¾÷¹« Áö¿ø °æÇèÀÚ

¤ý4M / ½ÂÀοø ¾÷¹« °æÇèÀÚ

¤ý FPGA PCB ¼³°è °æÇèÀÚ

0 ¸í

±Ù¹«Á¶°Ç

  • ±Ù¹«ÇüÅ : Á¤±ÔÁ÷(¼ö½À±â°£) - 3°³¿ù
  • ±Ù¹«½Ã°£ : 09:30 ~ 18:30
  • ±Ù¹«Áö¿ª : (08376) ¼­¿ï ±¸·Î±¸ µðÁöÅзÎ31±æ 38-21 À̾ؾ¾º¥Å͵帲Ÿ¿ö3Â÷ 1205È£(±¸·Îµ¿) - ¼­¿ï2È£¼± ±¸·ÎµðÁöÅдÜÁö (3¹ø Ãⱸ¿¡¼­ 400mÀ̳»), ¼­¿ï7È£¼± ³²±¸·Î (1¹ø Ãⱸ¿¡¼­ 400mÀ̳»)

ÀüÇü´Ü°è ¹× Á¦Ãâ¼­·ù

  • ÀüÇü´Ü°è : ¼­·ùÀüÇü > 1Â÷ ¸éÁ¢ > ÀÓ¿ø¸éÁ¢ > ÃÖÁ¾ÇÕ°Ý

Á¢¼ö±â°£ ¹× ¹æ¹ý

  • Á¢¼ö±â°£ : 2022³â 5¿ù 30ÀÏ (¿ù) ~ ä¿ë½Ã±îÁö
  • Á¢¼ö¹æ¹ý: ÀÎÅ©·çÆ® ä¿ë½Ã½ºÅÛ
  • Á¢¼ö¾ç½Ä: ÀÎÅ©·çÆ® ¿Â¶óÀÎ À̷¼­

±âŸ À¯ÀÇ»çÇ×

  • ÀÔ»çÁö¿ø¼­ ¹× Á¦Ãâ¼­·ù¿¡ ÇãÀ§»ç½ÇÀÌ ÀÖÀ» °æ¿ì ä¿ëÀÌ Ãë¼ÒµÉ ¼ö ÀÖ½À´Ï´Ù.