¿¬±¸¼Ò Digital Design/
      (MCU Firmware °æÇè ¿ì´ë)
             - ¹ÝµµÃ¼ ´ë±â¾÷
 

¸ðÁýºÎ¹® ¹× ÀÚ°Ý¿ä°Ç

´ã´ç¾÷¹« ÀÚ°Ý¿ä°Ç Àοø

¤ýVerilog RTL ¼³°è

 : Interface ȸ·Î ¼³°è ¹× °ËÁõ ¿¹ : eDP , MIPI,
  Vx1, CEDS µî

 : Digital IP ¼³°è (I2C, SPI, DSC, FEC, HDCP µî

¤ýFPGA ¼³°è ¹× °ËÁõ

  : °í¼Ó ÀÎÅÍÆäÀ̽º ¹× Åë½Å °ü·Ã FPGA ¼³°è
   (GTX, SERDES,FPLL µî)

 : FPGA °ËÁõ Ç÷§Æû °³¹ß
  (MCU ¸¦ È°¿ëÇÑ IP Æò°¡) À» À§ÇÑ FPGA ¼³°è



ÀÚ°Ý¿ä°Ç 

¤ýÇз : 4³â Çлç ÀÌ»ó

¤ýÀü°øºÐ¾ß : ÀüÀÚ/Àü±â
¤ý°æ·Â: Çлç 4 ³â ÀÌ»ó, ¼®»ç 1³â ÀÌ»ó 

                    

¿ì´ë»çÇ×

¤ýeDP , MIPI, Vx1 ÀÎÅÍÆäÀ̽º ȸ·Î¼³°è °æÇèÀÚ

¤ýMCU Firmware À¯°æÇèÀÚ
¤ý¾îÇÐ ´ÉÅëÀÚ ¿µ¾î Áß±¹¾î


±âŸ»çÇ×

¤ýä¿ë±¸ºÐ: Á¤±ÔÁ÷

¤ý±Ù¹«Áö: ¼­¿ï °­³²

¤ý¿¬ºÀ: ÃÖ»ó±Þ/ ¿ª·® ¿ì¼ö ÇϽŠºÐ¸¸ Áö¿ø °¡´É ÇÕ´Ï´Ù.  

¤ý¹®ÀÇ: ***-****-****/ ******@*******.*** 


1 ¸í

±Ù¹«Á¶°Ç

  • ±Þ¿©Á¶°Ç: ¿¬ºÀ ¿¬ºÀ¹üÀ§

ÀüÇü´Ü°è ¹× Á¦Ãâ¼­·ù

  • ÀüÇü´Ü°è: ¼­·ùÀüÇü > ¸éÁ¢ÁøÇà > ÃÖÁ¾½É»ç > ÃÖÁ¾ÇÕ°Ý
  • Ãß°¡ Á¦Ãâ¼­·ù
    À̷¼­, ÀÚ±â¼Ò°³¼­

Á¢¼ö¹æ¹ý

2022-05-19 (¸ñ) 23½Ã59ºÐ±îÁö

  • Á¢¼ö¹æ¹ý: ÀÎÅ©·çÆ® ä¿ë½Ã½ºÅÛ
  • Á¢¼ö¾ç½Ä: ÀÎÅ©·çÆ® À̷¼­

±âŸ À¯ÀÇ»çÇ×

  • ÀÔ»çÁö¿ø¼­ ¹× Á¦Ãâ¼­·ù¿¡ ÇãÀ§»ç½ÇÀÌ ÀÖÀ» °æ¿ì ä¿ëÀÌ Ãë¼ÒµÉ ¼ö ÀÖ½À´Ï´Ù.