¾ÆÀÌĨ ÁÖ½Äȸ»ç´Â ºñ ¸Þ¸ð¸® ¹ÝµµÃ¼ ºÐ¾ß À̹ÌÁö ¼¾¼­Ä¨, ½º¸¶Æ® ÇコÄÉ¾î ½Ã½ºÅÛ °³¹ß ¹×
»ó¿ëÈ­ÇÏ°í ±× ¿Ü ICTºÐ¾ß ±â¼úÁ¦Ç° ¹× ¼­ºñ½º¸¦ Àü¹® ¼Ò½ÌÇÏ´Â ½ºÅ¸Æ®¾÷ ÀÔ´Ï´Ù.

¾ÆÀÌĨ(ÁÖ)

±â¼ú¿¬±¸¼Ò, FPGA ¿Ü ½ÅÀÔ/°æ·Â ä¿ë

¸ðÁýºÎ¹® ¹× ÀÚ°Ý¿ä°Ç

¸ðÁýºÎ¹® ´ã´ç¾÷¹« ÀÚ°Ý¿ä°Ç Àοø
À̹ÌÁö¼¾¼­ ¿¬±¸ °³¹ß
½ÅÀÔ/°æ·Â ¿¬±¸¿ø ä¿ë

[´ã´ç¾÷¹«]

CIS (CMOS image sensor) circuit design

1. ¾Æ³ª·Î±× ȸ·Î¼³°è ¿£Áö´Ï¾î
- ¾Æ³ª·Î±× ȸ·Î¼³°è ¹× ·¹À̾ƿô
- CIS Æǵ¶ ȸ·Î¼³°è

2. Digital Circuit Design Engineer
- timing generator ¼³°è
- HDL, RTL¼³°è, ÇÕ¼º/PnR
- I/O

[ÀÚ°Ý¿ä°Ç]

°æ·Â»çÇ×: ½ÅÀÔ, °æ·Â(¿¬Â÷¹«°ü)
Çз»çÇ×: ´ëÇб³(4³â)Á¹¾÷ ÀÌ»ó
±âŸ: ȸ·Î ¼³°è °æ·ÂÀÚ


2 ¸í

½º¸¶Æ® ÇコÄÉ¾î ¿¬±¸ °³¹ß

½ÅÀÔ/°æ·Â ¿¬±¸¿ø ä¿ë

[´ã´ç¾÷¹«]

1. ÇコÄɾî ÀÇ·á±â±â

- »ýü½Åȣó¸®

- ÀΰøÁö´É ÇコÄɾî¼ÒÇÁÆ®¿þ¾î ÇÁ·Î±×·¡¹Ö

[ÀÚ°Ý¿ä°Ç]

°æ·Â»çÇ×: ½ÅÀÔ, °æ·Â(¿¬Â÷¹«°ü)
Çз»çÇ×: ´ëÇб³(4³â)Á¹¾÷ ÀÌ»ó
±âŸ: »ýü½Åȣó¸® °æ·ÂÀÚ, 

       ÀΰøÁö´É ÇÁ·Î±×·¡¹Ö °æ·ÂÀÚ


2 ¸í

±Ù¹«Á¶°Ç

  • °í¿ëÇüÅÂ: Á¤±ÔÁ÷(¼ö½À±â°£1°³¿ù), °è¾àÁ÷(±Ù¹«±â°£ ÇùÀÇ ÈÄ °áÁ¤, Á¤±ÔÁ÷ Àüȯ°ËÅä), ÇÁ¸®·£¼­(±Ù¹«±â°£ ÇùÀÇ ÈÄ °áÁ¤)
  • ±Ù¹«½Ã°£: ÁÖ 5ÀÏ(¿ù~±Ý) 09 : 00 ~ 18 : 00 (±Ù¹«½Ã°£ Á¶Á¤°¡´É)
  • ÀαÙÁöÇÏö¿ª: ¼­¿ï 1È£¼± °¡»ê µðÁöÅÐ ´ÜÁö ( 11¹ø Ãⱸ¿¡¼­ 300mÀ̳» ), 
            • ¼­¿ï 7È£¼± °¡»ê µðÁöÅÐ ´ÜÁö ( 9¹ø Ãⱸ¿¡¼­  400mÀ̳» ) 
  • ±Þ¿©Á¶°Ç: ¿¬ºÀ ÇùÀÇ ÈÄ °áÁ¤

ÀüÇü´Ü°è ¹× Á¦Ãâ¼­·ù

  • ÀüÇü´Ü°è: ¼­·ùÀüÇü > ¸éÁ¢ÁøÇà > ÃÖÁ¾½É»ç > ÃÖÁ¾ÇÕ°Ý
  • Ãß°¡ Á¦Ãâ¼­·ù : À̷¼­, ÀÚ±â¼Ò°³¼­

Á¢¼ö¹æ¹ý

ä¿ë½Ã

  • Á¢¼ö¹æ¹ý: ÀÎÅ©·çÆ® ä¿ë½Ã½ºÅÛ, À̸ÞÀÏ
  • Á¢¼ö¾ç½Ä: ÀÎÅ©·çÆ® À̷¼­, ÀÚÀ¯¾ç½Ä

±âŸ À¯ÀÇ»çÇ×

  • ÀÔ»çÁö¿ø¼­ ¹× Á¦Ãâ¼­·ù¿¡ ÇãÀ§»ç½ÇÀÌ ÀÖÀ» °æ¿ì ä¿ëÀÌ Ãë¼ÒµÉ ¼ö ÀÖ½À´Ï´Ù.

00