¸ðÁýºÎ¹® |
Á÷¹« |
Áö¿øÀÚ°Ý |
±Ù¹«Áö |
¿¬±¸°³¹ß |
|
- °æ·Â, ½ÅÀÔ ¹«°ü
- ÇзÂ: Çлç ÀÌ»ó
(Àü±âÀüÀÚ °ü·Ã Àü°øÀÚ)
[¿ì´ë»çÇ×]
- µðÁöÅÐ/¾Æ³¯·Î±×/ÀÓº£µðµå HW ¼³°è ¹×
FPGA Logic ¼³°è, Á¦ÀÛ, °ËÁõ °¡´ÉÀÚ
- RF ȸ·Î/½Ã½ºÅÛ ¼³°è/°ËÁõ/½ÃÇè °¡´ÉÀÚ
|
ÀÌõ/¼Ûµµ |
|
- °æ·Â, ½ÅÀÔ ¹«°ü
- ÇзÂ: Çлç ÀÌ»ó
(ÄÄÇ»ÅÍ °øÇаú ¶Ç´Â SW °ü·Ã Àü°øÀÚ,
C++, C# ¼³°è °¡´ÉÀÚ)
[¿ì´ë»çÇ×]
|
|
- °æ·Â, ½ÅÀÔ ¹«°ü
- ÇзÂ: Çлç ÀÌ»ó
(±â°è°øÇÐ °ü·Ã Àü°øÀÚ)
[¿ì´ë»çÇ×]
|
- Á¤·ù±â ¼ÒÇÁÆ®¿þ¾î ¼³°è
(Á¤·ù±â ¿î¿ë ¾Ë°í¸®Áò, ±¸¼ºÇ° °¨½Ã ¹×
Á¦¾î, ü°èÀåºñ¿ÍÀÇ ¿¬µ¿, ½ÃÇèÇÁ·Î±×·¥
¼³°è)
|
- °æ·Â: 5³â ÀÌ»ó
- ÇзÂ: Çлç ÀÌ»ó
(Àü±âÀüÀÚ°øÇаú °ü·Ã Àü°øÀÚ)
[Çʼö»çÇ×]
- Visual C++, FPGA ¼³°è °¡´ÉÀÚ
|
ºÐ´ç/¼Ûµµ |
- Àü¿ø°ø±Þ±â °³¹ß
(Çϵå¿þ¾î, Æß¿þ¾î, ½ÃÇèÇÁ·Î±×·¥ ¼³°è,
ÀåÄ¡ ½ÃÇè, ±â¼úÀÚ·á ÀÛ¼º)
|
- °æ·Â, ½ÅÀÔ ¹«°ü
- ÇзÂ: Çлç ÀÌ»ó
(ÀüÀÚ°øÇаú °ü·Ã Àü°øÀÚ)
[¿ì´ë»çÇ×]
|
»ý»ê |
|
- °æ·Â, ½ÅÀÔ ¹«°ü
- ÇзÂ: °íÁ¹ ÀÌ»ó
(Àü±âÀüÀÚ °ü·Ã Çаú ¿ì¼±)
[¿ì´ë»çÇ×]
|
ÀÌõ |
|
- °æ·Â, ½ÅÀÔ ¹«°ü
- ÇзÂ: Àü¹®Çлç ÀÌ»ó
(ÀüÀÚ/Àü±â/Åë½Å °ü·Ã Àü°øÀÚ)
[¿ì´ë»çÇ×]
|
°ü¸® |
- º¸¾ÈÇÁ·Î±×·¥ °ü¸®
- ³×Æ®¿öÅ© °ü¸®
- µ¥ÀÌÅÍ ¼¹ö°ü¸®
- »ç³» Á¤º¸ º¸¾È°ü¸®
|
- °æ·Â, ½ÅÀÔ ¹«°ü
- ÇзÂ: Àü¹®Çлç ÀÌ»ó
(ÄÄÇ»ÅÍ °øÇÐ °ü·Ã Àü°øÀÚ)
[¿ì´ë»çÇ×]
|
ÀÌõ/¼Ûµµ |
¿µ¾÷ |
- °³¹ß »ç¾÷°ü¸®
- °í°´»ç(Á¤ºÎ, ¹æ»ê¾÷ü) ¿µ¾÷°ü¸®
- »ç¾÷Á¦¾È/ÀÔÂû/°è¾à µî
|
- °æ·Â, ½ÅÀÔ ¹«°ü
- ÇзÂ: Çлç ÀÌ»ó
[¿ì´ë»çÇ×]
- Àü±â/ÀüÀÚ/Åë½Å Àü°øÀÚ ¿ì´ë
- ¹æÀ§»ê¾÷ °æÇèÀÚ ¹× Àü¿ª°£ºÎ
|
ºÐ´ç/¼Ûµµ |