[´ã´ç¾÷¹«] ÃßõÀÌÀ¯: #±Û·Î¹ú°æÀï·Â #±¹³»1À§ #¿ö¶óº§
Æ÷Áö¼Ç : BV(Bill Validator) (Verilog »ç¿ë °¡´ÉÇÑ FPGA °³¹ßÀÚ)
1. ´ã´ç¾÷¹« - FPGA(Field Programmable Gate Array) °³¹ß (Main) - ZYNQ ÇÁ·Î¼¼¼ ÇÁ·Î±×·¡¹Ö °³¹ß - ¸ÞÄ«Æ®·Î´Ð½º Á¦Ç°ÀÇ ÀÓº£µðµå ¼ÒÇÁÆ®¿þ¾î °³¹ß - Embedded Linux ¶Ç´Â Real Time OS ¿¡¼ OSÀÇ ¼³Á¤ ¹× °ü¸® - °¢Á¾ ¼¾¼·ù(À̹ÌÁö¼¾¼,Àû¿Ü¼± ¼¾¼ µî)ÀÇ ½ÅÈ£ Á¦¾î ¹× µ¥ÀÌÅÍ Ã³¸® - ³», ¿ÜºÎÅë½Å(TCP/IP,USB µî) ä³ÎÀÇ ±¸¼º, ¼Û¼ö½Å µ¥ÀÌÅÍÀÇ °ü¸®
2. Áö¿øÀÚ°Ý Verilog »ç¿ë °¡´ÉÀÚ (Çʼö) - C °³¹ß °æ·Â 4³â ÀÌ»ó ¶Ç´Â ±×¿¡ ÁØÇÏ´Â ½Ç·Â - C/C++,MFC ¶Ç´Â ±×¿¡ ÁØÇÏ´Â Windows ¼ÒÇÁÆ®¿þ¾î °³¹ß °æÇè - ÀÓº£µðµå ȯ°æ¿¡¼ Çϵå¿þ¾î Á¦¾î ¼ÒÇÁÆ®¿þ¾î °³¹ß °æÇè
3. ¿ì´ëÀÚ°Ý - Vivado ¼ÒÇÁÆ®¿þ¾î È°¿ë °¡´ÉÀÚ - ÁöÆó ÀνÄSW °³¹ß °æÇè - DSP ¶Ç´Â ARM CPU ÇÁ·Î±×·¡¹Ö °æÇè - Robot ±¸µ¿ ¼ÒÇÁÆ®¿þ¾î °³¹ß °æÇè - LInux ¼ÒÇÁÆ®¿þ¾î °³¹ß °æÇè
4.Èñ¸Á Á÷±Þ: ¾øÀ½.
5. ¿¹»ó ¿¬ºÀ : ±âÁ¸¿¬ºÀ+@ [~7,500¸¸¿ø (Á÷±Þ µî °í·ÁÇØ ´õ ÀÌ»ó °¡´É )]
6. ±Ù¹«Áö: ÆDZ³ º»»ç
#¹Ý¼®½áÄ¡ ÀÌ»ç #Á¤Àç¿í ***-****-**** edwardj@banseog.co.kr******@*******.*** #õ¸®¸¶ÀÎÀç¼Ò°³¼Ò | [ÀÚ°Ý¿ä°Ç] °æ·Â»çÇ×: °æ·Â(4³â ÀÌ»ó ) Çз»çÇ×: Çз¹«°ü
|