[Á÷¹«³»¿ë]
°í¼Ó ½ÅÈ£ 󸮿ë FPGA/Firmware ¿¬±¸/°³¹ß Àü¹®Àη ä¿ë

[Ç×°ø±âÀü±â¡¤ÀüÀÚÀåºñ¼³°è > Ç×°øÀüÀÚ È¸·Î¼³°è]
µðÁöÅÐȸ·Î ¼³°èÇϱâ,¾Æ³¯·Î±×ȸ·Î ¼³°èÇϱâ,RFȸ·Î ¼³°èÇϱâ,ÁýÀûȸ·Î ¼³°èÇϱâ,Àü¿øȸ·Î ¼³°èÇϱâ

[ÀüÀÚºÎÇ°¼ÒÇÁÆ®¿þ¾î°³¹ß > Çϵå¿þ¾î Á¤ÇÕ ½ÃÇè]
ÀÔÃâ·Â ½ÅÈ£ ½ÃÇèÇϱâ,½Å·Ú¼º ½ÃÇèÇϱâ,Á¤ÇÕ½ÃÇè º¸°í¼­ ÀÛ¼ºÇϱâ

[ÀüÀÚºÎÇ°¼ÒÇÁÆ®¿þ¾î°³¹ß > ¼ÒÇÁÆ®¿þ¾î °³¹ß°èȹ ¼ö¸³]
±â´É Á¤ÀÇÇϱâ,°³¹ß¹æ¹ý °áÁ¤Çϱâ,¼öÇà°èȹ¼­ ÀÛ¼ºÇϱâ

* ¼ö½À±â°£ 3°³¿ù

[±Ù¹«½Ã°£ ¹× ÇüÅÂ]
ÁÖ 5ÀÏ ±Ù¹«
(±Ù¹«½Ã°£) (¿ÀÀü) 9½Ã 00ºÐ ~ (¿ÀÈÄ) 6½Ã 00ºÐ
ÁÖ¼ÒÁ¤±Ù·Î½Ã°£ : 40½Ã°£


[±Þ¿©Á¶°Ç]
- ¿¬ºÀ 30000000¿ø ÀÌ»ó
- »ó¿©±Ý : 0% (¹Ì Æ÷ÇÔ)


[Àå¾ÖÀÎä¿ëÈñ¸Á¿©ºÎ]
ºñÈñ¸Á


[º´¿ªÆ¯·Ê]
- ºñÈñ¸Á