DDI Digital design & Verification/
              (FPGA °æÇè ¿ì´ë)
              - ¹ÝµµÃ¼ ´ë±â¾÷

¸ðÁýºÎ¹® ¹× ÀÚ°Ý¿ä°Ç

¸ðÁýºÎ¹® ´ã´ç¾÷¹« ÀÚ°Ý¿ä°Ç Àοø
DDI Digital design & Verification

[´ã´ç¾÷¹«]

¤ýDisplay Driver IC
¤ý High Speed Interface Link
(MIPI(DSI) ,VESA(eDP) IP ¼³°è
¤ýTCON & SoC
 (ARM , RISC-V , AHB/AXI BUS)
¤ýImage Processing IP
(DSC/Scaler/Sharpness/Compression En/Decoder)
¤ýMemory Controller ¼³°è
(Flash, SRAM,DDR)
¤ýExternal IF (SPI, I2C , MIPI DBI, MIPI DPI)
¤ýStatic Verification LINT/CDC/RDC/LEC/SDC/Formal
¤ýFPGA ¸¦ ÀÌ¿ëÇÑ ¼³°è/°ËÁõ

[ÀÚ°Ý¿ä°Ç]

¤ýÇзÂ: 4³â Çлç ÀÌ»ó¤ýÀü°ø: ÀüÀÚ/Àü±â À¯°ü¤ý°æ·Â: 4³â ÀÌ»ó, ¼®»ç ±âÁØ 2³â ÀÌ»ó¤ýÇØ¿Ü ¿©Çà¿¡ °á°Ý »çÀ¯°¡ ¾ø´Â ºÐ¤ýVerilog / SystemVerilog  language¤ýC to RTL ¼³°è °æÇè ¹× ÀÌ·Ð º¸À¯ÀÚ ¿ì´ë¤ýFPGA ¸¦ ÅëÇÑ ¼³°è ¹× °ËÁõ °¡´ÉÀÚ ¿ì´ë


[±âŸ»çÇ×]

¤ýä¿ë±¸ºÐ: Á¤±ÔÁ÷
¤ý±Ù¹«Áö: ÆDZ³

¤ý¿¬ºÀ: ÈíÁ·ÇÏ°Ô ÇùÀÇ/ ¿ª·® ¿ì¼öÇϽŠºÐ¸¸
¤ý¹®ÀÇ:  ***-****-**********@*******.***


0 ¸í

±Ù¹«Á¶°Ç

  • °í¿ëÇüÅÂ: Á¤±ÔÁ÷
  • ±Þ¿©Á¶°Ç: ¿¬ºÀ ÇùÀÇ ÈÄ °áÁ¤

ÀüÇü´Ü°è ¹× Á¦Ãâ¼­·ù

  • ÀüÇü´Ü°è: ¼­·ùÀüÇü > ¸éÁ¢ÁøÇà > ÃÖÁ¾½É»ç > ÃÖÁ¾ÇÕ°Ý
  • Ãß°¡ Á¦Ãâ¼­·ù
    À̷¼­, ÀÚ±â¼Ò°³¼­

Á¢¼ö¹æ¹ý

2024-09-17 (È­) 23½Ã59ºÐ±îÁö

  • Á¢¼ö¹æ¹ý: ÀÎÅ©·çÆ® ä¿ë½Ã½ºÅÛ
  • Á¢¼ö¾ç½Ä: ÀÎÅ©·çÆ® À̷¼­, ÀÚ»ç¾ç½Ä, ÀÚÀ¯¾ç½Ä

±âŸ À¯ÀÇ»çÇ×

  • ÀÔ»çÁö¿ø¼­ ¹× Á¦Ãâ¼­·ù¿¡ ÇãÀ§»ç½ÇÀÌ ÀÖÀ» °æ¿ì ä¿ëÀÌ Ãë¼ÒµÉ ¼ö ÀÖ½À´Ï´Ù.