¤± (¿¬±¸¼Ò) Digital Design °æ·Â»ç¿ø ¸ðÁý ¤±

*
ÀÚ°Ý¿ä°Ç
1)
´ëÁ¹·Î ¿¬±¸¼Ò Digital Design °æ·Â 4³â ÀÌ»ó ÀÖÀ¸½Å ºÐ

   (Çлç´Â °æ·Â 4³â ÀÌ»ó, ¼®»ç´Â °æ·Â 1³â ÀÌ»ó)

2) Àü±â, ÀüÀÚ, ÄÄÇ»ÅÍ°øÇÐ Àü°øÇϽŠºÐ

3) ¾Æ·¡ ºÎ¿©¾÷¹« ¼öÇà °¡´ÉÇϽŠºÐ

4) eDP, MIPI, Vx1, BoW, UCIe µî ÀÎÅÍÆäÀ̽º Ç¥ÁØ ½ºÆå ¹× SerDes IP ¼³°è °æÇè ÀÖÀ¸½Å ºÐ ¿ì´ë
5) Display
°ü·Ã ASIC IC °æÇè ÀÖÀ¸½Å ºÐ ¿ì´ë

(T-Con, Mobile Driver-IC, Source Driver IC ¾ç»ó °æÇè)
6)
¾îÇÐ(¿µ¾î) ´É·Â ¿ì¼öÇϽŠºÐ ¿ì´ë

 

* ºÎ¿©¾÷¹«
1) Digital
ȸ·Î ¼³°è(ASIC / FPGA)

°¡) High Speed Interface ¹× SERDES Digital IP ȸ·Î ¼³°è ¹× °ËÁõ (¿¹ : eDP, MIPI, VX1, CEDS µî)

³ª) Digital IP ¼³°è (DSC, FEC, HDCPµî)

 

2) FPGA¸¦ È°¿ëÇÑ IP ¼³°è ¹× °ËÁõ

°¡) FPGA IP (GTX, SERDES, FPLL µî) È°¿ëÇÑ °í¼Ó ÀÎÅÍÆäÀ̽º ȸ·Î ¼³°è

³ª) MCU Bus Architecutre ¹× Peripheral IP ¼³°è

 

* ä¿ëÁ÷±Þ
-
´ë¸®±Þ~°ú(Â÷)Àå±Þ (¼­³Ê¸í ¸ðÁý)

*
±Ù¹«Áö (Áö¿øÇÏ½Ç ¶§ ±Ù¹«Áö ¼±Åà °¡´É)
1)
¼­¿ï ¼­Ãʱ¸ (Àüö¿ª ±Ùó)
2)
´ëÀü½Ã À¯¼º±¸


*
Á¦Ãâ¼­·ù
1)
À̷¼­(°æ·Â±â¼ú¼­ ¹× ÀÚ±â¼Ò°³¼­ Æ÷ÇÔ) ÀÚÀ¯¾ç½ÄÀ¸·Î ÀÛ¼ºÇÏ¿© À̸ÞÀÏ ¼ÛºÎ
    (
À̷¼­¿¡ ¿¬¶ôó, ÇöÀ翬ºÀ, Èñ¸Á¿¬ºÀ ±âÀç)
2)
À̸ÞÀÏ Àü¼Û½Ã À̷¼­ Á¦¸ñÀ» " ¿¬±¸¼Ò Digital Design -¼º¸íooo" À¸·Î ±âÀç ¿ä¸Á

*
ÀüÇü¹æ¹ý
-
¼­·ùÀüÇü ¢º ¸éÁ¢ÀüÇü ¢º ¿¬ºÀÇù»ó

*
Á¦Ãâ¹æ¹ý ¹× Á¦Ãâ±â°£
1)
Á¦Ãâ¹æ¹ý : Áö¿ø¼­·ù¸¦ À̸ÞÀÏ Á¢¼ö
2)
Á¦Ãâ±â°£ : 2024.09.20(±Ý)~ä¿ë ½Ã±îÁö

*
ó¿ì
1)
¿¬ºÀ : ¸éÁ¢ÇÕ°Ý ½Ã °æ·Â»çÇ× °¨¾ÈÇÏ¿© ÃÖÀûÀÇ ¿¬ºÀ °áÁ¤
2)
º¹¸®ÈÄ»ý : Á¦¹Ý ÁÁÀº º¹¸®ÈÄ»ý Àû¿ë

*
¹®ÀÇ»çÇ×
1)
´ã´çÀÚ : HR¸ÇÆÄ¿ö±×·ì ÄÁ¼³ÅÏÆ® ±èÇö¿ì ÀÌ»ç
    (
ÀüÈ­ : ***-****-****, À̸ÞÀÏ : ******@*******.***)
2)
±Ã±ÝÇÑ »çÇ× ÀÖÀ¸½Ã¸é ¿¬¶ô ¹Ù¶ø´Ï´Ù.