¸ðÁý¿ä°
±¸ºÐ ¼¼ºÎ¾÷¹« ¹× ÀÚ°Ý¿ä°Ç/¿ì´ë»çÇ× ¸ðÁý Àοø ±Ù¹« Áö¿ª ¹®ÀÇó
·¹ÀÌ´Ù ½ÃÇèÀåºñ SW°³¹ß [Á÷¹«³»¿ë]
¡Û ·¹ÀÌ´Ù ¼º´ÉºÐ¼®¿ë ÀåÄ¡ SW °³¹ß
¡Û ·¹ÀÌ´Ù ½ÅÈ£¸ðÀÇ ÀåÄ¡ SW °³¹ß
[ÀÚ°Ý¿ä°Ç]
¡Û ÀÌÇÐ/°øÇÐ °è¿ °ü·Ã Àü°ø Çлç ÀÌ»ó
¡Û Çлç ÈÄ ½Ç¹« °æ·Â 5³â ÀÌ»ó
[¿ì´ë¿ä°Ç]
¡Û SAR ºÐ¼® SW °³¹ß °æÇèÀÚ
¡Û ½Åȣó¸® SW °³¹ß °æÇèÀÚ
¡Û ½Ã¹Ä·¹ÀÌÅÍ °³¹ß °æÇèÀÚ 0¸í ¿ëÀÎ ÇÑÈÀÎ 1:1 ¹®ÀÇÇϱâ
·¹ÀÌ´Ù ¾Ë°í¸®Áò °³¹ß [Á÷¹«³»¿ë]
¡Û ·¹ÀÌ´Ù ¾Ë°í¸®Áò °³¹ß
- ·¹ÀÌ´Ù ¼º´ÉºÐ¼®
- ·¹ÀÌ´Ù ¾Ë°í¸®Áò ¼³°è ¹× ½ÃÇè
- ·¹ÀÌ´Ù ÆÄÇü ¼³°è ¹× ½Åȣó¸® ¾Ë°í¸®Áò °³¹ß
[ÀÚ°Ý¿ä°Ç]
¡Û ÀüÀÚ/ÄÄÇ»ÅÍ °ü·Ã Àü°ø ¼®»ç ÀÌ»ó
¡Û ¼®»ç ÈÄ ½Ç¹« °æ·Â 6³â ÀÌ»ó ¶Ç´Â ¹Ú»ç ½ÅÀÔ
¡Û ½Ã½ºÅÛ ¾Ë°í¸®Áò ¹× ¸ðµ¨¸µ °³¹ß °æÇèÀÚ
¡Û C/C++ ¶Ç´Â Matlab °³¹ß °æÇèÀÚ
[¿ì´ë¿ä°Ç]
¡Û ·¹ÀÌ´Ù ½Ã½ºÅÛ ¾Ë°í¸®Áò ¼³°è/±¸Çö °æÇèÀÚ
¡Û ·¹ÀÌ´Ù ½Åȣó¸® ¾Ë°í¸®Áò ¹× ¸ðµ¨¸µ °æÇèÀÚ
¡Û ·¹ÀÌ´Ù ÃßÀûÇÊÅÍ °³¹ß °æÇèÀÚ
¡Û ¿µ¾î È¸È °¡´ÉÀÚ 0¸í ¿ëÀÎ ÇÑÈÀÎ 1:1 ¹®ÀÇÇϱâ
µðÁöÅÐHW(Áö»ó) [Á÷¹«³»¿ë]
¡Û ·¹À̴ٽýºÅÛ ±¸¼ºÇ° µðÁöÅÐ HW °³¹ß
¡Û ·¹ÀÌ´Ù ¿¬µ¿/½Åȣó¸® ·ÎÁ÷(FPGA) °³¹ß
¡Û µðÁöÅÐÀåºñ ¿¬µ¿½ÃÇè ¹× ¼º´É°ËÁõ½ÃÇè ¼öÇà
[ÀÚ°Ý¿ä°Ç]
¡Û ÀüÀÚ/Á¦¾î/ÄÄÇ»ÅÍ °ü·Ã Àü°ø Çлç/¼®»ç ÇÐÀ§ ÀÌ»ó
¡Û Çлç ÈÄ ½Ç¹« °æ·Â 5³â ÀÌ»ó
¶Ç´Â ¼®»ç ÈÄ ½Ç¹« °æ·Â 4³â ÀÌ»ó
¡Û µðÁöÅÐ HW(PCB, Module) °³¹ß °æ·Â º¸À¯ÀÚ
¡Û FPGA ·ÎÁ÷ ±¸Çö (Verilog, VHDL) ¹× FW ±¸Çö(C/C++) ¿ª·® º¸À¯ÀÚ
[¿ì´ë¿ä°Ç]
¡Û Xilinx FPGA »ç¿ë ¼÷·ÃÀÚ(Zynq, FPGA)
¡Û MATLAB ¹× Simulink ¼÷·ÃÀÚ
¡Û ¹æ»ê ºÐ¾ß ½Ã½ºÅÛ ÅëÇÕ °æ·Â º¸À¯ÀÚ
¡Û ¿µ¾î È¸È °¡´ÉÀÚ 0¸í ¿ëÀÎ ÇÑÈÀÎ 1:1 ¹®ÀÇÇϱâ
µðÁöÅÐHW(ÇØ»ó) [Á÷¹«³»¿ë]
¡Û µðÁöÅÐ HW ¼³°è ¹× ½ÃÇè
[ÀÚ°Ý¿ä°Ç]
¡Û ÀüÀÚ°øÇÐ °ü·Ã Àü°ø ¼®»ç ÀÌ»ó
¡Û ¼®»ç ÈÄ µðÁöÅÐ HW Á¦ÀÛ ¹× ½ÃÇè °ü·Ã ½Ç¹« °æ·Â 4³â ÀÌ»ó
[¿ì´ë¿ä°Ç]
¡Û µðÁöÅÐ HW Á¦ÀÛ/½ÃÇè °æÇèÀÚ
¡Û ±¤Åë½Å HW Á¦ÀÛ/½ÃÇè °æÇèÀÚ
¡Û ȯ°æ½ÃÇè(EMI/Áøµ¿ /Ãæ°Ý/¿Âµµ) °æÇèÀÚ
¡Û ¿µ¾î È¸È °¡´ÉÀÚ 0¸í ¿ëÀÎ ÇÑÈÀÎ 1:1 ¹®ÀÇÇϱâ
MMIC ¼³°è °³¹ß [Á÷¹«³»¿ë]
¡Û MMIC ºÎÇ° ±¹»êÈ
¡Û AESA TRM °³¹ß
[ÀÚ°Ý¿ä°Ç]
¡Û ÀüÀÚ°øÇÐ °ü·Ã Àü°ø ¼®»ç/¹Ú»ç ÇÐÀ§ ÀÌ»ó
¡Û ¼®»ç ÈÄ MMIC ¼³°è (HPA, LNA, SPDT SW, DRA) °ü·Ã ½Ç¹« °æ·Â 4³â ÀÌ»ó
[¿ì´ë¿ä°Ç]
¡Û MMIC TO °æÇèÀÚ
¡Û ADS, Cadace, HFSS ¼³°èÅø ¼÷·ÃÀÚ
¡Û ¿µ¾î È¸È °¡´ÉÀÚ 0¸í ¿ëÀÎ ÇÑÈÀÎ 1:1 ¹®ÀÇÇϱâ
½Åȣó¸® SW °³¹ß [Á÷¹«³»¿ë]
¡Û ·¹ÀÌ´Ù ½Åȣó¸® SW ¼³°è ¹× ±¸Çö
¡Û RTOS ±â¹Ý Embedded SW °³¹ß
¡Û ·¹À̴٠ü°è ½ÃÇè Áö¿ø
¡Û SW ½Å·Ú¼º ½ÃÇè ¼öÇà
[ÀÚ°Ý¿ä°Ç]
¡Û ÄÄÇ»ÅÍ°øÇÐ, ¼ÒÇÁÆ®¿þ¾îÀ¶ÇÕÇÐ, Á¤º¸Åë½Å°øÇÐ, Àü±â/ÀüÀÚ/Á¦¾î°øÇÐ µî °ü·Ã Àü°ø Çлç ÀÌ»ó
¡Û C/C++ ÇÁ·Î±×·¡¹Ö ½Ç¹« °æ·Â 5³â ÀÌ»ó
¡Û ÀÓº£µðµå SW ¼³°è ¹× ±¸Çö °æÇèÀÚ
¡Û ½Åȣó¸® °ü·Ã ¾÷¹« °æÇèÀÚ
[¿ì´ë¿ä°Ç]
¡Û ·¹ÀÌ´Ù ½Åȣó¸® ºÐ¾ß Àü°øÀÚ ¹× À¯°æÇèÀÚ
¡Û ¸®´ª½º µð¹ÙÀ̽º µå¶óÀ̹ö °³¹ß °æÇèÀÚ
¡Û ¿µ¾î È¸È °¡´ÉÀÚ 0¸í ¿ëÀÎ ÇÑÈÀÎ 1:1 ¹®ÀÇÇϱâ
´Éµ¿À§»ó¹è¿·¹À̴٠ü°è °³¹ß [Á÷¹«³»¿ë]
¡Û ´Éµ¿À§»ó¹è¿·¹À̴٠ü°è °³¹ß
- ½Ã½ºÅÛ ¼³°è ¹× ±¸¼ºÇ° °³¹ß
- ·¹ÀÌ´Ù ¿¬µ¿¼³°è/ÅëÁ¦ ¹× ½Ã½ºÅÛ ÅëÇÕ/½ÃÇè
[ÀÚ°Ý¿ä°Ç]
¡Û ÀÌÇÐ/°øÇÐ °è¿ °ü·Ã Àü°ø Çлç ÀÌ»ó
¡Û ½Ã½ºÅÛ ¼³°è/ÅëÇÕ °ü·Ã ½Ç¹« °æ·Â 5³â ÀÌ»ó
[¿ì´ë¿ä°Ç]
¡Û ·¹ÀÌ´Ù °ü·Ã ¿¬±¸/°³¹ß°æ·Â º¸À¯ÀÚ
¡Û ½Ã½ºÅÛ ¿£Áö´Ï¾î¸µ ÀÚ°ÝÁõ º¸À¯ÀÚ
¡Û ¿µ¾î È¸È °¡´ÉÀÚ 0¸í ¿ëÀÎ ÇÑÈÀÎ 1:1 ¹®ÀÇÇϱâ
´Éµ¿À§»ó¹è¿·¹ÀÌ´Ù RF HW [Á÷¹«³»¿ë]
¡Û ´Éµ¿À§»ó¹è¿·¹ÀÌ´Ù RF HW ¼³°è/±¸Çö/ÃøÁ¤
- ·¹ÀÌ´Ù RF HW ½Ã½ºÅÛ ¼³°è
- ·¹ÀÌ´Ù ´Éµ¿/¼öµ¿ RF ȸ·Î ¼³°è ¹× ÃøÁ¤
[ÀÚ°Ý¿ä°Ç]
¡Û ÀüÀÚ/ÀüÆÄ°øÇÐ °ü·Ã Àü°ø ¼®»ç ÀÌ»ó
¡Û ¼®»ç ÈÄ ·¹ÀÌ´Ù RF HW °ü·Ã ºÐ¾ß ½Ç¹« °æ·Â 4³â ÀÌ»ó
[¿ì´ë¿ä°Ç]
¡Û ·¹ÀÌ´Ù RF HW ½Ã½ºÅÛ ¼³°è ¹× ±¸Çö °æÇèÀÚ
¡Û ·¹ÀÌ´Ù ´Éµ¿/¼öµ¿ RF ȸ·Î ¼³°è/ÃøÁ¤ °æÇèÀÚ
¡Û ADS/AWR/HFSS ¼÷·ÃÀÚ
¡Û ¿µ¾î È¸È °¡´ÉÀÚ 0¸í ¿ëÀÎ ÇÑÈÀÎ 1:1 ¹®ÀÇÇϱâ
ÁÖÆļöÇÕ¼º±â/»óÇÏÇâ¸ðµâ RF HW [Á÷¹«³»¿ë]
¡Û AESA ·¹ÀÌ´Ù »óÇÏÇâÁõÆø¸ðµâ ¹× ÁÖÆļö ÇÕ¼º±â °³¹ß
¡Û ¾ÈÅ׳ª½Ã½ºÅÛ ¼º´É½ÃÇè
[ÀÚ°Ý¿ä°Ç]
¡Û ÀüÀÚ°øÇÐ/ÃÊ°íÁÖÆÄ°øÇÐ °ü·Ã Àü°ø Çлç ÀÌ»ó
¡Û AESA·¹ÀÌ´Ù ¼Û¼ö½Å ¹öÁþ ¼³°è/³·ÀºÀ§»óÀâÀ½ ¹× °í¼Ó ½ºÀ§Äª ÁÖÆļöÇÕ¼º ±â¼ú °ü·Ã ºÐ¾ß ½Ç¹« °æ·Â 5³â ÀÌ»ó
[¿ì´ë¿ä°Ç]
¡Û ADS / ½Ã½ºÅÛºä ¼÷·ÃÀÚ
¡Û ·¹ÀÌ´Ù RF ¹öÁþ ¼³°è ¼÷·ÃÀÚ 0¸í ¿ëÀÎ ÇÑÈÀÎ 1:1 ¹®ÀÇÇϱâ
¹ÝµµÃ¼¼Û¼ö½Å¸ðµâ(TRM) RF HW [Á÷¹«³»¿ë]
¡Û ¹ÝµµÃ¼¼Û¼ö½Å¸ðµâ(TRM) RF ½Ã½ºÅÛ °³¹ß
¡Û RF ¹× Àü¿ø/µðÁöÅРȸ·Î ¼³°è
¡Û ¹ÝµµÃ¼¼Û¼ö½Å¸ðµâ(TRM) ÅëÇÕ ¹× ½ÃÇèÆò°¡
[ÀÚ°Ý¿ä°Ç]
¡Û ÀüÀÚ°øÇÐ/ÃÊ°íÁÖÆÄ°øÇÐ °ü·Ã Àü°ø ¼®»ç ÀÌ»ó
¡Û ¼®»ç ÈÄ °ü·Ã ½Ç¹« °æ·Â 4³â ÀÌ»ó
¡Û ·¹ÀÌ´Ù RF ȸ·Î ¼³°è ¹× ½ÃÇè ±â¼ú °æÇèÀÚ
¡Û °íÃâ·ÂÁõÆø±â, MMIC ¹× RF ¼öµ¿¼ÒÀÚ ¼³°è ±â¼ú °æÇèÀÚ
[¿ì´ë¿ä°Ç]
¡Û ADS/AWR/HFSS/Matlab ¼÷·ÃÀÚ 0¸í ¿ëÀÎ ÇÑÈÀÎ 1:1 ¹®ÀÇÇϱâ