[ Á÷±Þ / °æ·Â ±â°£ ] |
- ´ë¸®, °úÀå / °ü·Ã ¾÷¹« °æ·Â 4 ~ 10³â ³»¿Ü ¼±È£ [ ¼öÇà Á÷¹« ] 1. FPGA ·ÎÁ÷ ¼³°è - HDL (Verilog / VHDL / System Verilog) ¹× EDA Tool À» »ç¿ëÇÑ FPGA ¼³°è - ÃÊÀ½ÆÄ ¼Û¼ö½Å Á¦¾î¸¦ À§ÇÑ È¸·Î ºÎÇ° (Pulser, AFE µî) °úÀÇ ÀÎÅÍÆäÀ̽º, ´ë¿ë·® °í¼Ó µ¥ÀÌÅÍ Àü¼Û (JESD204, PCIe, GTX µî) ÃÊÀ½ÆÄ ½ÅÈ£ ó¸® ¾Ë°í¸®Áò µîÀ» FPGA ·ÎÁ÷À¸·Î ±¸Çö 2. ¾ç»ê Á¦Ç° À¯Áö º¸¼ö - ¼º´É ¹× ±â´É °³¼± - ¾ç»ê Á¦Ç°ÀÇ FPGA °ü·Ã À̽´ ¹ß»ý ½Ã ¿øÀÎ ºÐ¼® ¹× ´ëÃ¥ ¸¶·Ã [ ÇÊ¿ä ¿ª·® ] - HDL (Verilog / VHDL / System Verilog) »ç¿ë ´É·Â - Vivado / Vitis Tools »ç¿ë ´É·Â - Modelsim / Ncsim / Vivado Simulation Tool »ç¿ë ´É·Â - Matlab, Python »ç¿ë ´É·Â [ ¿ì´ë »çÇ× ] - FPGA ¸¦ ÀÌ¿ëÇÑ °í¼Ó Interface digital ȸ·Î ¼³°è °æÇè º¸À¯ - ÃÊÀ½ÆÄ Áø´Ü±â±â ½ÅÈ£ ó¸® °ü·Ã °æÇè º¸À¯ [ ä¿ë °ü·Ã Âü°í »çÇ× ] - ä¿ë ÇüÅ : Á¤±ÔÁ÷ - ±Ù¹«Áö : ¼¿ï °µ¿±¸ - Çз : 4³âÁ¦ Çлç ÀÌ»ó - ¿¬ºÀ : ȸ»ç ³»±Ô + Àμ¾Æ¼ºê ¹× °³ÀÎ ¼º°ú±Þ + °¢Á¾ º¹ÁöÇýÅà - º¹¸® ÈÄ»ý : ½Ä»ç Á¦°ø, ȸ»ç ÈÞ¾ç¼Ò Áö¿ø, ÀÇ·áºñ Áö¿ø, º¹Áö Æ÷ÀÎÆ®, °³ÀÎ ¿¬±Ý Áö¿ø µî - ÀüÇü ÀýÂ÷ : ±¹¹® À̷¼ (°æ·Â ±â¼ú¼ ¹× ¼¼úÇü ÀÚ±â¼Ò°³¼ - ȸ»ç ÁöÁ¤ ¾ç½Ä »ç¿ë Çʼö) [ ±âŸ ÁÖÀÇ »çÇ× ] - ¼·ù ±âÀç ³»¿ë¿¡ ÇãÀ§ »ç½ÇÀÌ ÀÖ´Â °æ¿ì ÇÕ°ÝÀÌ Ãë¼ÒµÉ ¼ö ÀÖ½À´Ï´Ù. - ÃÖÁ¾ ÇÕ°Ý ½Ã Á÷±Þ ¹× ó¿ì´Â °³Àκ° °æ·Â »çÇ×À» °í·ÁÇÏ¿© º»ÀÎ ÇùÀÇ ÈÄ °áÁ¤µË´Ï´Ù. - ÀÔ»çÁö¿ø¼¿¡ Àü/ÇöÁ÷ Á÷ÀåÀÇ ¿µ¾÷ ºñ¹ÐÀ» ħÇØÇÏ´Â ÀÏÀÌ ¾øµµ·Ï ÁÖÀÇÇØ ÁֽʽÿÀ. - ±¹°¡µî·ÏÀå¾ÖÀÎ ¹× ±¹°¡º¸ÈÆ´ë»óÀÚ´Â °ü·Ã¹ý ¹× ³»ºÎ ±ÔÁ¤¿¡ ÀÇ°ÅÇÏ¿© ¿ì´ë ÇÕ´Ï´Ù. [ ´ã´ç ] - ¼Ä¡Æß Ä¿¸®¾îÄ¿³ØÆ®(ÁÖ) : À̽¼ö ÀÌ»ç ( / ***-****-****) |