[Á÷¹«³»¿ë]
±º»ç ¹æ»ê°ü·Ã À¯µµ¹«±â ÀüÀÚ°èÃø °Ë»çÀåºñ °³¹ß ¾÷ü ÀÔ´Ï´Ù~
ȸ·Î¼³°è ¹× ¸¶ÀÌÄÄ °¡´ÉÀÚ (¶ÇÇÑ, FPGA ÇÁ·Î±×·¥ °¡´ÉÀÚ ¿ì´ëÇÔ)
[±Ù¹«½Ã°£ ¹× ÇüÅÂ]
ÁÖ 5ÀÏ ±Ù¹«
(±Ù¹«½Ã°£) (¿ÀÀü) 8½Ã 30ºÐ ~ (¿ÀÈÄ) 5½Ã 30ºÐ
ÁÖ¼ÒÁ¤±Ù·Î½Ã°£ : 40½Ã°£
[±Þ¿©Á¶°Ç]
- ¿ù±Þ 4000000¿ø ÀÌ»ó
- »ó¿©±Ý : 100% (¹Ì Æ÷ÇÔ)
¿ì´ëÁ¶°Ç : ¿îÀü¸éÇãÁõ
[Àå¾ÖÀÎä¿ëÈñ¸Á¿©ºÎ]
ºñÈñ¸Á
[º´¿ªÆ¯·Ê]
- ºñÈñ¸Á
[±âŸ ¿ì´ë³»¿ë]
Áß½ÄÁ¦°ø, ±â¼÷»ç Á¦°ø