[¹ÝµµÃ¼¼Ö·ç¼Ç°³¹ß±â¾÷] 

(ÁÖ)ÇÉÄ¿½ºÄÚ¸®¾Æ

µðÁöÅÐ Çϵå¿þ¾î °³¹ß ¿¬±¸¿ø(¼±ÀÓ±Þ ÀÌ»ó)


¸ðÁýºÎ¹® ¹× ÀÚ°Ý¿ä°Ç

¸ðÁýºÎ¹® ´ã´ç¾÷¹« ÀÚ°Ý¿ä°Ç Àοø

Çϵå¿þ¾î °³¹ß

(µðÁöÅÐȸ·Î¼³°è)

[´ã´ç¾÷¹«]

1) µðÁöÅÐ Çϵå¿þ¾î °³¹ß
- Xilinx FPGA/SOC ¹× ÁÖº¯ ȸ·Î ¼³°è
- DC/DC Power¸¦ È°¿ëÇÑ È¸·Î ¼³°è
2) PCB ¿ÜÁÖ °ü¸® ¹× °ËÅä


[±Ù¹«ºÎ¼­ ¹× Á÷±Þ/Á÷Ã¥]

    ±Ù¹«ºÎ¼­: ¿¬±¸¼Ò
    Á÷±Þ/Á÷Ã¥: ¼±ÀÓ¿¬±¸¿ø, Ã¥ÀÓ¿¬±¸¿ø

[ÀÚ°Ý¿ä°Ç]

°æ·Â»çÇ×: °æ·Â(3³â ÀÌ»ó 15³â ÀÌÇÏ)
Çз»çÇ×: ´ëÇб³(4³â)Á¹¾÷ ÀÌ»ó 

                (ÀüÀÚ°øÇÐ Àü°øÀÚ ¹× ¼®»ç ¿ì´ë)

Á÷¹«±â¼ú: FPGA, SoC ¼³°è, ÀüÀÚȸ·Î¼³°è, Àü±âÀüÀڹݵµÃ¼, 

ÁÖº¯È¸·Î¼³°è, Àü¿ø¼³°è, º¸µå¼³°è, µðÁöÅÐȸ·Î¼³°è, OrCAD, 

PCB ARTWORK, PCB ¼³°è

**Çʼö¿ª·®

1) µðÁöÅРȸ·Î ¼³°è: OrCAD 

2) Àú¼ÓÅë½Å ÀÎÅÍÆäÀ̽º(UART, SPI, I2C) ÀÌÇØ ¹× °³¹ß °æÇè


[¿ì´ë»çÇ×]

  - ÀüÀÚ°øÇÐ Àü°ø ¼®»ç ÀÌ»ó
  - FPGA, SOC ¼³°è °æÇè
  - ´Ù¾çÇÑ ÀÎÅÍÆäÀ̽º °³¹ß °æÇè (UART, I2C, SPIµî)
  - °í¼Ó Åë½Å ÀÎÅÍÆäÀ̽º °³¹ß °æÇè (1G~25G Ethernet)
  - C/C++ ÇÁ·Î±×·¥ °³¹ß °æÇè
  - PCB Artwork °æÇè

0 ¸í

±Ù¹«Á¶°Ç

  • °í¿ëÇüÅÂ: Á¤±ÔÁ÷(¼ö½À±â°£3°³¿ù)
  • ±Ù¹«ºÎ¼­: ¿¬±¸¼Ò
  • ÀαÙÁöÇÏö¿ª: ½ÅºÐ´ç¼± ÆDZ³
  • ±Þ¿©Á¶°Ç: ÇùÀÇ ÈÄ °áÁ¤ (ÇöÀ翬ºÀ+@)

ÀüÇü´Ü°è ¹× Á¦Ãâ¼­·ù

  • ÀüÇü´Ü°è: ¼­·ùÀüÇü > ¸éÁ¢ÁøÇà > ÃÖÁ¾ÇÕ°Ý
  • Ãß°¡ Á¦Ãâ¼­·ù
    À̷¼­, °æ·Â±â¼ú¼­ (MS¿öµåÆÄÀÏ)
    Æ÷Æ®Æú¸®¿À(¼±ÅÃ)

Á¢¼ö¹æ¹ý

2024-11-19 (È­) 23½Ã59ºÐ±îÁö

  • Á¢¼ö¹æ¹ý: ÀÎÅ©·çÆ® ä¿ë½Ã½ºÅÛ, À̸ÞÀÏ

- Á¦Ãâ¼­·ù: À̷¼­ ¹× °æ·Â±â¼ú¼­(MS¿öµå/ÀÚÀ¯¾ç½Ä) // Æ÷Æ®Æú¸®¿À(¼±ÅÃ)
- ¹®ÀÇ/Áö¿øÁ¢¼ö: ******@*******.***


** ±â¾÷Á¤º¸´Â ÀûÇÕÇÑ ÀÚ°Ý¿ä°ÇÀ» °®Ãá Èĺ¸ÀÚ¿¡ ÇÑÇØ °³º° ¾È³» µå¸®´Â Á¡ ¾çÇØ ¹Ù¶ø´Ï´Ù.

±âŸ À¯ÀÇ»çÇ×

  • ÀÔ»çÁö¿ø¼­ ¹× Á¦Ãâ¼­·ù¿¡ ÇãÀ§»ç½ÇÀÌ ÀÖÀ» °æ¿ì ä¿ëÀÌ Ãë¼ÒµÉ ¼ö ÀÖ½À´Ï´Ù.

00