"¹Ì·¡ ±â¼úÀÇ ÇÙ½É Ä¨À» Á¦°øÇÔÀ¸·Î½á °í°´»ç·ÎºÎÅÍ ½Å·Ú¿Í ¸¸Á·À» ¾òµµ·Ï ²Ä²ÄÇÏ°Ô ±×¸®°í Á¤È®ÇÏ°Ô ¼öÇàÇÏ´Â °ÍÀÌ SoC°ËÁõ ¸Å´ÏÀú ¾÷¹«ÀÇ ÇÙ½ÉÀÔ´Ï´Ù."
SoC¼³°è ¸Å´ÏÀú´Â SoC °úÁ¦ °³¹ß ´Ü°è Áß Ãʱ⠴ܰ迡 ÆľǵǾî¾ß ÇÒ ¿ä±¸»çÇ×, Á¦Ç° »ç¾ç, ÇÊ¿ä ±â¼úÀÇ ¼±Çà °ËÅä µîÀÇ ¾÷¹«¸¦ ¼öÇàÇÕ´Ï´Ù. ¶ÇÇÑ Chip °³¹ß¿¡ ÇÊ¿äÇÑ IP¸¦ ChipÀÇ ±â´É¿¡ ¸Â°Ô À籸¼ºÇÏ°í ÃÖÀûÈÇϸç, SoC Chip ¼³°è ¿ä±¸»çÇ×À» ¸¸Á·ÇÒ ¼ö ÀÖ´Â Chip Architecture ¸¦ ±¸ÇöÇÏ°í IP¸¦ Integration ÇÏ¿© Chip Top Level Synthesis±îÁöÀÇ ¼³°è¸¦ ÇÕ´Ï´Ù. ÀÌ·± ¼³°è DesignÀÌ ChipÀ¸·Î Á¦ÀÛµÉ ¼ö ÀÖµµ·Ï Design°ú Layout »çÀÌ¿¡¼ Àü¹ÝÀûÀÎ ¾÷¹«¸¦ ¼öÇàÇÕ´Ï´Ù.
ÀúÈñ ÆÀÀº ¸íÈ®ÇÔ°ú À¯¿¬ÇÔÀ» °¡Áö°í ÀÖ½À´Ï´Ù. ¸ÕÀú ¸íÈ®ÇÔ¿¡ ÀÖ¾î¼, °¢ÀÚÀÇ RoleÀÌ ¸íÈ®ÇÏ°Ô Á¤ÀǵǾî Àֱ⠶§¹®¿¡ ¸ÅÀÏ ºÐ¸íÇÑ ¸ñÇ¥¸¦ °¡Áö°í ¾÷¹«¸¦ ¼öÇàÇÒ ¼ö ÀÖ½À´Ï´Ù. ±×¸®°í À¯¿¬ÇÔ¿¡ ÀÖ¾î, ±×·ì ³» Á¶Á÷ÀÌ À¯¿¬ÇÏ°Ô ¿î¿µµË´Ï´Ù. µû¶ó¼ º»ÀÎÀÌ ¿øÇÏ´Â °æ¿ì ÆÀÀÇ Role¸¦ ¶Ù¾î³Ñ¾î¼ ÀÏÇÏ¸ç ¾÷¹« ¿µ¿ªÀ» È®Àå½Ãų ¼ö ÀÖ½À´Ï´Ù. ±×·ì ³» °æÇèÀÌ Ç³ºÎÇÑ ¿£Áö´Ï¾îºÐµéÀÌ ¸¹À¸¼Å¼ ¾÷¹«°í¹ÎÀÌ ÀÖ´Ù¸é ¾ðÁ¦µç ¼Ö·ç¼Ç °¡À̵带 ¹ÞÀ» ¼ö ÀÖ½À´Ï´Ù.
¼³°èµÈ ȸ·ÎÀÇ Hardware PrototypeÀ¸·ÎÀÇ º¯È¯ ¹× ±âÃÊ °ËÁõ
[ Áö¿ø ÀÚ°Ý ]
µðÁöÅÐ ½Ã½ºÅÛ¿¡ ´ëÇÑ ÀÌÇØ
Verilog HDL(Çʼö), ÀÌ¿Ü ±âŸ HDL(Hardware Description Language)´Â ¿É¼Ç
[ ¿ì´ë »çÇ× ]
Python µîÀÇ Script Language È°¿ë °¡´ÉÇϽŠºÐ
System Verilog, System-C µîÀÇ ¾ð¾î È°¿ë °¡´ÉÇϽŠºÐ
UVM°ú °°Àº Verification methodology¿¡ ´ëÇÑ °æÇè ¹× È°¿ë °¡´ÉÇϽŠºÐ