[¹ÝµµÃ¼¼Ö·ç¼Ç Àü¹®±â¾÷] 


Çϵå¿þ¾î °³¹ß(ȸ·Î¼³°è) ¿¬±¸¿ø


¸ðÁýºÎ¹® ¹× ÀÚ°Ý¿ä°Ç

¸ðÁýºÎ¹® ´ã´ç¾÷¹« ÀÚ°Ý¿ä°Ç Àοø

Çϵå¿þ¾î °³¹ß

(µðÁöÅÐȸ·Î¼³°è)

[´ã´ç¾÷¹«]

1) µðÁöÅÐ Çϵå¿þ¾î °³¹ß (º¸µå¼³°è ¹× µð¹ö±ë Æ÷ÇÔ)
- Xilinx FPGA/SOC ¹× ÁÖº¯ ȸ·Î¼³°è
- DC/DC Power¸¦ È°¿ëÇÑ È¸·Î¼³°è
2) PCB ¿ÜÁÖ °ü¸® ¹× °ËÅä


[±Ù¹«ºÎ¼­ ¹× Á÷±Þ/Á÷Ã¥]

    ±Ù¹«ºÎ¼­: ¿¬±¸¼Ò

[ÀÚ°Ý¿ä°Ç]

°æ·Â»çÇ×: °æ·Â(5³â ÀÌ»ó 18³â ÀÌÇÏ)
Çз»çÇ×: ´ëÁ¹ ÀÌ»ó (ÀüÀÚ°øÇÐ µî °ü·Ã Àü°øÀÚ)

Á÷¹«±â¼ú:

1) µðÁöÅРȸ·Î ¼³°è: OrCAD 

2) Àú¼ÓÅë½Å ÀÎÅÍÆäÀ̽º(UART, SPI, I2C) ÀÌÇØ

3) FPGA / SoC µî ¼³°è °æÇè


[¿ì´ë»çÇ×]

Àü°ø°è¿­: °øÇа迭
¿ì´ë»çÇ×: ÀαٰÅÁÖÀÚ, Â÷·®¼ÒÁöÀÚ, ¼®¹Ú»ç

0 ¸í

±Ù¹«Á¶°Ç

  • °í¿ëÇüÅÂ: Á¤±ÔÁ÷(¼ö½À±â°£3°³¿ù)
  • ±Ù¹«ºÎ¼­: ¿¬±¸¼Ò
  • ÀαÙÁöÇÏö¿ª: ½ÅºÐ´ç¼± ÆDZ³
  • ±Þ¿©Á¶°Ç: ¿¬ºÀ ÁÖ40½Ã°£, 4000~10000¸¸¿ø (ÇùÀÇ ÈÄ °áÁ¤)

ÀüÇü´Ü°è ¹× Á¦Ãâ¼­·ù

  • ÀüÇü´Ü°è: ¼­·ùÀüÇü > ¸éÁ¢ÁøÇà > ÃÖÁ¾ÇÕ°Ý
  • Á¦Ãâ¼­·ù: À̷¼­, °æ·Â±â¼ú¼­ (MS¿öµåÆÄÀÏ) // Æ÷Æ®Æú¸®¿À(¼±ÅûçÇ×)

Á¢¼ö¹æ¹ý

2025-02-14 (±Ý) 23½Ã59ºÐ±îÁö

  • Á¢¼ö¹æ¹ý: ÀÎÅ©·çÆ® ä¿ë½Ã½ºÅÛ, À̸ÞÀÏ ( ******@*******.*** )
  • Á¢¼ö¾ç½Ä: ÀÎÅ©·çÆ® À̷¼­, ÀÚÀ¯¾ç½Ä

±âŸ À¯ÀÇ»çÇ×

  • ÀÔ»çÁö¿ø¼­ ¹× Á¦Ãâ¼­·ù¿¡ ÇãÀ§»ç½ÇÀÌ ÀÖÀ» °æ¿ì ä¿ëÀÌ Ãë¼ÒµÉ ¼ö ÀÖ½À´Ï´Ù.

00