Æ÷Áö¼Ç
O µðÁöÅнÅȣó¸® ¿¬±¸°³¹ß
¾÷¹«
O µðÁöÅнÅȣó¸® º¸µå HW, FW°³¹ß
O µðÁöÅÐ/ÇÁ·Î¼¼¼º¸µå ȸ·Î¼³°è(OrCAD)
O MCU, SoC F/W, ¹Ìµé¿þ¾î ÄÚµù
O VHDL ¶Ç´Â Verilog »ç¿ëÇÑ FPGA ·ÎÁ÷ ¼³°è
O MatlabÀ» ÀÌ¿ëÇÑ ½Ã¹Ä·¹ÀÌ¼Ç ¹× ¾Ë°í¸®Áò ¼³°è
ÇÊ¿ä±â¼ú ¹× Áö¿øÀÚ°Ý
O Çлç ÀÌ»ó
O À§ ¾÷¹«¸¦ ¼öÇàÇÒ ¼ö ÀÖ´Â °æ·ÂÀÚ
O °ü·Ã °æ·Â : 3~15³â
O ÇØ¿Ü ¹× Áö¹æ ÃâÀå¿¡ °á°Ý »çÀ¯°¡ ¾ø´Â »ç¶÷
ä¿ëÀοø
O ÃÑ3¸í (ÆÀÀå±Þ1¸í Æ÷ÇÔ )
Á÷±Þ
O ÆÀÀå±Þ : Â÷~ºÎÀå±Þ
O ÆÀ¿ø : ÁÖÀÓ~°úÀå±Þ
±Ù¹«Áö
O ¼¿ï ¿µµîÆ÷±¸