Æ÷Áö¼Ç : FPGA ·ÎÁ÷ °³¹ß
´ã´ç¾÷¹«
1. ¶óÀÌ´Ù µðÁöÅÐ ½Ã½ºÅÛ ¿ä±¸»ç¾ç ±â¹Ý Ĩ ¼±Á¤ ¹× Top Design (Xilinx Zynq)
2. ¶óÀÌ´Ù ¹°¸® °èÃþ ½ÅÈ£ ó¸® IP RTL ¼³°è ¹× °ËÁõ
3. AMBA ÇÁ·ÎÅäÄÝ ±â¹Ý ½Ã½ºÅÛ ¼³°è ¹× °ËÁõ
4. ¼³°è IP Simulation & Verification
5. FPGA ÇÁ·ÎÅäŸÀÔ °³¹ß ¹× °ËÁõ
ÀÚ°Ý»çÇ×
1. Àü±âÀüÀÚ, ÄÄÇ»ÅÍ, Á¤º¸Åë½Å °è¿ Àü°øÀÚ (3³â ÀÌ»ó °æ·Â)
2. Xilinx FPGA »ç¿ë °æÇè ¹× Xilinx Zynq ±â¹Ý ¼³°è
3. Verilog-HDL ±â¹Ý RTL ¼³°è
4. Fixed pts(°íÁ¤ ¼Ò¼öÁ¡) ¼³°è °æÇè
5. FPGA ÇÁ·ÎÅäŸÀÔ °³¹ß ¹× °ËÁõ
¿ì´ë»çÇ×
¶óÀÌ´Ù °ü·Ã °³¹ß °æÇèÀÚ ¿ì´ë
±Ù¹«Áö : °æ±âµµ ¼º³²½Ã ÆÇ±³
¿ù~±Ý ±Ù¹« (ÃâÅð±Ù)
ä¿ëÀýÂ÷ : ¼·ùÀüÇü > 1Â÷¸éÁ¢ > 2Â÷¸éÁ¢ > ÃÖÁ¾ÇÕ°Ý
¿¬ºÀ : ÇùÀÇ
±Ù¹«È¯°æ ¹× º¹Áö
ÈÞ¹«/ÈÞ°¡: ÁÖ5Àϱٹ«,¿¬Â÷,¿ùÂ÷,°æÁ¶ÈÞ°¡,¹ÝÂ÷,À°¾ÆÈÞÁ÷,ÇϰèÈÞ°¡ (¿¬Áß 5ÀÏ)
¿¬±Ý/º¸Çè: ±¹¹Î¿¬±Ý,ÀǷẸÇè,»êÀ纸Çè,°í¿ëº¸Çè
±Ù¹«È¯°æ/ÆíÀÇ: ½Ä´ë,ÈÀå½Çºñµ¥,µà¾ó¸ð´ÏÅÍ,Á¡½É½Ä»çÁ¦°ø,°£½ÄÁ¦°ø,ÃâÅð±Ù½Ã°£¼±ÅÃ
º¸Àå/¼ö´ç: ¸íÀý¼±¹°,°æÁ¶»çÁö¿ø